• 设为首页
  • 加入收藏
  • 联系邮箱
  • 网站首页
  • 期刊介绍
    • 期刊简介
    • 历任主编
    • 期刊荣誉
  • 编委会
    • 社长及主编
    • 主任委员
    • 编委名单
  • 投稿指南
    • 作者须知
    • 投稿步骤
    • 范文(规范细则)
    • 稿件处理流程
    • 著作权转让协议
  • 期刊影响力
  • 开放获取
  • 出版道德政策
    • 出版伦理声明
    • 学术不端认定和处理方法
    • 广告及市场推广
    • 同行评议流程
    • 斟误和撤回
    • 回避制度
    • 文章署名及版权转让
  • 历年目次
  • 联系我们
  • English
站内检索    
 
刘俊勇,王维庆,王海云,李建,时光.一种CIGRE直流输电标准模型锁相环的改进方法[J].电测与仪表,2015,52(9):.
LIU Jun-yong,WANG Wei-qing,WANG Hai-yun,LI Jian,SHI Guang.One Improved Method of Phase-locked Loop of CIGRE HVDC Benchmark Model[J].Electrical Measurement & Instrumentation,2015,52(9):.
一种CIGRE直流输电标准模型锁相环的改进方法
One Improved Method of Phase-locked Loop of CIGRE HVDC Benchmark Model
DOI:
中文关键词:  高压直流输电  锁相环  前置滤波  触发脉冲  不对称故障
英文关键词:HVDC  Transmission, Phase-locked  Loop, prefilter, trigger  pulse, asymmetric  fault
基金项目:国家自然科学(51267017);自治区重大攻关项目(201230115-3);教育部创新团队项目(IRT1285)
              
作者中文名作者英文名单位
刘俊勇LIU Jun-yong新疆大学电气工程学院 可再生能源发电与并网技术教育部工程研究中心
王维庆WANG Wei-qing新疆大学电气工程学院 可再生能源发电与并网技术教育部工程研究中心
王海云WANG Hai-yun新疆大学电气工程学院 可再生能源发电与并网技术教育部工程研究中心
李建LI Jian新疆大学电气工程学院 可再生能源发电与并网技术教育部工程研究中心
时光SHI Guang新疆大学电气工程学院 可再生能源发电与并网技术教育部工程研究中心
摘要点击次数: 2364
中文摘要:
      为了实时追踪换相电压的相位变化,提高高压直流输电(HVDC)系统中换流器脉冲触发装置的控制精度,本文提出了一种改进的锁相环(PLL)同步倍频技术。基于PSCAD传统直流输电模型,在原脉冲触发控制装置的基础上改进了锁相环,并通过一种特殊的前置滤波技术,滤除故障时换相线电压的谐波和噪声,使之作为锁相环的输入信号。在交流系统发生不对称故障导致换流器换相电压过零点偏移的情况下,应用本文提出的方法,通过CIGRE提出的HVDC第一标准模型进行仿真验证,得出所搭建的模型完全能满足特高压直流输电系统极控制层对等间隔触发脉冲的要求。
英文摘要:
      In order toS track phaseSchange of commutationSvoltage and improve the controlSprecision ofShigh voltage direct current transmissionS(HVDC)S pulse triggeringSdevice, this paper put forward an improved synchronousSfrequency doubling technology inSSphase-locked loop. Based on the PSCAD traditionalSDC transmissionSmodel, improvedSPLL in the foundation of the originalSpulse triggerScontrolSdevice, and throughSa specialSpre filteringStechnique, filter the harmonic and noiseSofScommutation line-voltagesSduring faults, and make it as the input signalSof PLL. In the commutationSvoltage overSzero offset case caused by asymmetric fault in theSACSsystem, to apply this method proposed by this paper, through the HVDC first benchmark modeSproposed by CIGRE toSsimulate and verify, this model can meet the requirement of equal intervalStrigger pulse of HVDCStransmission system polar control level completely.
查看全文  查看/发表评论  下载PDF阅读器
关闭
  • 哈尔滨电工仪表研究所有限公司
  • 中国电工仪器仪表信息网
  • 中国仪器仪表学会
  • 中华人民共和国新闻出版总署
  • 中国科技期刊编辑学会
  • 黑龙江省科学技术协会
  • 编辑之家
  • 中国知网
  • 万方数据库
  • 维普网
  • 北极星电力网
  • 中华中控网
  • 网站首页
  • 期刊介绍
    • 期刊简介
    • 历任主编
    • 期刊荣誉
  • 编委会
    • 社长及主编
    • 主任委员
    • 编委名单
  • 投稿指南
    • 作者须知
    • 投稿步骤
    • 范文(规范细则)
    • 稿件处理流程
    • 著作权转让协议
  • 期刊影响力
  • 开放获取
  • 出版道德政策
    • 出版伦理声明
    • 学术不端认定和处理方法
    • 广告及市场推广
    • 同行评议流程
    • 斟误和撤回
    • 回避制度
    • 文章署名及版权转让
  • 历年目次
  • 联系我们
地址:哈尔滨市松北区创新路2000号    邮编:150028
邮箱:dcyb@vip.163.com    电话:0451-86611021;87186023
© 2012 电测与仪表    哈公网监备2301003445号
黑ICP备11006624号-1
技术支持:北京勤云科技发展有限公司